Sisteme cu microprocesoare

3x puncte

categorie: Informatica

nota: 9.78

nivel: Facultate

Interrupt Request, cerere de intrerupere. Intrare activa pe 0. Cererea de intrerupere este generata de dispozitivele periferice. Cererea va fi activata de microprocesor la sfarsitul instructiunii in curs cu conditia ca bistabilul IFF1 sa fie pozitionat in prealabil si semnalul sa nu fie activ.

Non Mascable Interupt - intrerupere nemascabila. Intrare activa pe frontul negativ semna[...]
DOWNLOAD REFERAT

Preview referat: Sisteme cu microprocesoare

Interrupt Request, cerere de intrerupere. Intrare activa pe 0. Cererea de intrerupere este generata de dispozitivele periferice. Cererea va fi activata de microprocesor la sfarsitul instructiunii in curs cu conditia ca bistabilul IFF1 sa fie pozitionat in prealabil si semnalul sa nu fie activ.

Non Mascable Interupt - intrerupere nemascabila. Intrare activa pe frontul negativ semnalizand o cerere de intrerupere nemascabila. Este prioritara fata de intreruperea si este recunoscuta indiferent de starea bistabilului IFF1, dar nu si de BUSRQ,initializare. Intrare activa pe 0. Prin aceasta initializare:numaratorul de adrese (PC) se forteaza pe zero;bistabilii IFF1, IFF2 se pune pe 0, invalidandu-se intreruperile;registrele I si R se fac 00H;

Se stabileste modul 0 de tratare a intreruperilor .Pe timpul initializarii magistralele de adrese si de date se trec in stare de impedanta ridicata si toate semnalele de comanda devin inactive. De asemenea, nu se genereaza semnale de reimprospatare.Bus Request, cerere de magistrala. Intrare activa pe 0.

Se foloseste pentru a solicita din exteriorul microprocesorului prelucrarea magistralei de adrese si de date, precum si a iesirilor trei stari astfel incat acestea sa fie comandate de alte dispozitive. Semnalul este prioritar fata de achitare magistrala. Iesirea activa pe 0.

Indica dispozitivului solicitat ca magistrala de adrese, date, precum si iesirile 3 stari au fost trecute in stare de impedanta ridicata.Microprocesorul Z80 preia instructiuni dintro memorie ROM (circuitul M27256 - NMOS 32Kb x 8 UV EPROM ).Operanzii sunt preluati din memoria RAM (circuitul M62265 32K x 8 CMOS Static RAM ).Prin aceasta schema de conectare a circuitelor de memorie se utilizeaza acelasi spatiu de 64K, impartit intre memoria ROM si memoria RAM.

Selectia circuitului care este utilizat se face cu ajutorul semnalelor A15 si BUSRQ.Spatiul de memorie este repartizat astfel: 0000h-7FFFh pentru memoria ROM si de la 8000h-FFFFh pentru memoria RAM.Exista circuite programabile specializate cu ajutorul carora se poate implementa in mod destul de simplu o interfata paralela. Un astfel de circuit este Z80 PIO. Z80 PIO are doua canale bidirectionale independente A si B, care dispun fiecare de opt linii de date bidirectionale.
DOWNLOAD REFERAT
« mai multe referate din Informatica

CAUTA REFERAT

TRIMITE REFERAT CERE REFERAT
Referatele si lucrarile oferite de E-referate.ro au scop educativ si orientativ pentru cercetare academica.
Confidentialitatea ta este importanta pentru noi

E-referate.ro utilizeaza fisiere de tip cookie pentru a personaliza si imbunatati experienta ta pe Website-ul nostru. Te informam ca ne-am actualizat termenii si conditiile de utilizare pentru a integra cele mai recente modificari privind protectia persoanelor fizice in ceea ce priveste prelucrarea datelor cu caracter personal. Inainte de a continua navigarea pe Website-ul nostru te rugam sa aloci timpul necesar pentru a citi si intelege continutul Politicii de Cookie. Prin continuarea navigarii pe Website-ul nostru confirmi acceptarea utilizarii fisierelor de tip cookie conform Politicii de Cookie. Nu uita totusi ca poti modifica in orice moment setarile acestor fisiere cookie urmarind instructiunile din Politica de Cookie.


Politica de Cookie
Am inteles